
Die Anzahl von DIMMs oder Reihen oder die Spannung wirken sich nicht auf die
Speichergeschwindigkeit aus. Alle DIMMs werden mit der höchstmöglichen Geschwindigkeit des
betreffenden Prozessors ausgeführt.
Die DDR3-Geschwindigkeit ist eine Funktion der vom Prozessor unterstützten QPI-Busgeschwindigkeit:
●
Prozessoren mit einer QPI-Geschwindigkeit von 6,4 GT/s führen Speicher mit 1066 MT/s aus.
●
Prozessoren mit einer QPI-Geschwindigkeit von 5,6 GT/s führen Speicher mit 978 MT/s aus.
●
Prozessoren mit einer QPI-Geschwindigkeit von 4,8 GT/s führen Speicher mit 800 MT/s aus.
Aufeinanderfolgende Cache-Leitungen sind für eine bessere Leistung so zwischen den DIMMs und den
Lockstep SMI-Kanälen der zwei Speichercontroller im Prozessor überlappt, dass sich angrenzende
Cache-Leitungen auf verschiedenen Speichercontrollern, SMIs, DIMMs und DIMM-Reihen befinden.
Zur Nutzung dieser Eigenschaft sollten DIMMs gleichmäßig zwischen allen SMI-Kanälen bestückt
werden. Besitzt ein SMI-Kanalpaar mehr DIMMs als andere, dann kann der Extraspeicher auf dem
betreffenden SMI-Kanal nicht von dem quer über die Speichercontroller verlaufenden
Überlappungsmechanismus profitieren.
Speicherarchitektur für Prozessoren 1 und 3
Kanal Steckplatz Steckplatznummer
1 A
E
4
3
2 C
G
2
1
3 A
E
5
6
4 C
G
7
8
5 B
F
12
11
6 D
H
10
9
7 B
F
16
15
8D
H
14
13
DEWW Speicheroption 49
Comentarios a estos manuales